Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFunción Lógica
AND
Tipo de montaje
Surface Mount
Número de Elementos
4
Number of Inputs per Gate
2
Entrada de disparador Schmitt
No
Tipo de Encapsulado
SOIC
Conteo de Pines
14
Familia Lógica
LV
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Corriente Máxima de Salida de Alto Nivel
-12mA
Maximum Propagation Delay Time @ Maximum CL
12.3 ns @ 3.3 V, 17.3 ns @ 2.5 V, 7.9 ns @ 5 V
Tensión de Alimentación de Funcionamiento Mínima
2 V
Corriente Máxima de Salida de Bajo Nivel
12mA
Altura
1.15mm
Ancho
4.4mm
Temperatura Mínima de Operación
-40 ºC
Dimensiones del Cuerpo
5 x 4.4 x 1.15mm
Temperatura de Funcionamiento Máxima
+85 °C.
Propagation Delay Test Condition
50pF
Longitud
5mm
Datos del producto
74LV Family, Texas Instruments
Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
74LV Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
P.O.A.
2000
P.O.A.
2000
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFunción Lógica
AND
Tipo de montaje
Surface Mount
Número de Elementos
4
Number of Inputs per Gate
2
Entrada de disparador Schmitt
No
Tipo de Encapsulado
SOIC
Conteo de Pines
14
Familia Lógica
LV
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Corriente Máxima de Salida de Alto Nivel
-12mA
Maximum Propagation Delay Time @ Maximum CL
12.3 ns @ 3.3 V, 17.3 ns @ 2.5 V, 7.9 ns @ 5 V
Tensión de Alimentación de Funcionamiento Mínima
2 V
Corriente Máxima de Salida de Bajo Nivel
12mA
Altura
1.15mm
Ancho
4.4mm
Temperatura Mínima de Operación
-40 ºC
Dimensiones del Cuerpo
5 x 4.4 x 1.15mm
Temperatura de Funcionamiento Máxima
+85 °C.
Propagation Delay Test Condition
50pF
Longitud
5mm
Datos del producto
74LV Family, Texas Instruments
Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS