Y: Puerta lógica, 74LV08PW,112, LV, Terminación Única Quad 12mA TSSOP 14 pines 2 No

Código de producto RS: 816-8703Marca: NexperiaNúmero de parte de fabricante: 74LV08PW,112
brand-logo
Ver todo en Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

Y

Tipo de montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

14

Familia Lógica

LV

Tipo de Entrada

CMOS

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-12mA

Maximum Propagation Delay Time @ Maximum CL

33 ns @ 15 pF

Tensión de Alimentación de Funcionamiento Mínima

1 V

Corriente Máxima de Salida de Bajo Nivel

12mA

Propagation Delay Test Condition

15pF

Temperatura de Funcionamiento Máxima

125 °C

Tipo de Salida

Single Ended

Largo

5.1mm

Altura

0.95mm

Profundidad

4.5mm

Dimensiones del Cuerpo

5.1 x 4.5 x 0.95mm

Temperatura Mínima de Operación

–40 °C

Datos del producto

Familia 74LV, Nexperia

Lógica CMOS de tensión baja
Tensión de funcionamiento: 1,0 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

P.O.A.

Each (In a Pack of 32) (Sin IVA)

Y: Puerta lógica, 74LV08PW,112, LV, Terminación Única Quad 12mA TSSOP 14 pines 2 No

P.O.A.

Each (In a Pack of 32) (Sin IVA)

Y: Puerta lógica, 74LV08PW,112, LV, Terminación Única Quad 12mA TSSOP 14 pines 2 No

Volver a intentar más tarde

Volver a intentar más tarde

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Documentos Técnicos

Especificaciones

Función Lógica

Y

Tipo de montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

14

Familia Lógica

LV

Tipo de Entrada

CMOS

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-12mA

Maximum Propagation Delay Time @ Maximum CL

33 ns @ 15 pF

Tensión de Alimentación de Funcionamiento Mínima

1 V

Corriente Máxima de Salida de Bajo Nivel

12mA

Propagation Delay Test Condition

15pF

Temperatura de Funcionamiento Máxima

125 °C

Tipo de Salida

Single Ended

Largo

5.1mm

Altura

0.95mm

Profundidad

4.5mm

Dimensiones del Cuerpo

5.1 x 4.5 x 0.95mm

Temperatura Mínima de Operación

–40 °C

Datos del producto

Familia 74LV, Nexperia

Lógica CMOS de tensión baja
Tensión de funcionamiento: 1,0 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más