Documentos Técnicos
Especificaciones
Brand
NexperiaFamilia Lógica
LVC
Función Lógica
Búfer, controlador de línea
Número de Canales por Chip
1
Interfaz
Búfer y circuito integrado del controlador de línea
Tipo de entrada
Single Ended
Output Type
3 State
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
2.5 ns @ 2.7 V
Dimensiones
2.25 x 1.35 x 1mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Propagation Delay Test Condition
50pF
País de Origen
Malaysia
Datos del producto
Familia 74LVC1G/74LVC2G.
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
74LVC Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
$ 39
Each (On a Reel of 3000) (Sin IVA)
$ 46,41
Each (On a Reel of 3000) (IVA Incluido)
3000
$ 39
Each (On a Reel of 3000) (Sin IVA)
$ 46,41
Each (On a Reel of 3000) (IVA Incluido)
3000
Documentos Técnicos
Especificaciones
Brand
NexperiaFamilia Lógica
LVC
Función Lógica
Búfer, controlador de línea
Número de Canales por Chip
1
Interfaz
Búfer y circuito integrado del controlador de línea
Tipo de entrada
Single Ended
Output Type
3 State
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
2.5 ns @ 2.7 V
Dimensiones
2.25 x 1.35 x 1mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Propagation Delay Test Condition
50pF
País de Origen
Malaysia
Datos del producto
Familia 74LVC1G/74LVC2G.
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS