DSP TMS320F2812ZHHA, 150MHZ 32bit 36 kB RAM, 256 kB Flash EEPROM, BGA MICROSTAR 179 pines
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFrecuencia Máxima
150MHz
Millones de Instrucciones por Segundo del Dispositivo
150MIPS
Ancho del Bus de Datos
32bit
Tamaño RAM
36 kB
Arquitectura del Conjunto de Instrucciones
Harvard
Tamaño de la Memoria del Programa
256 kB
Tipo de Memoria del Programa
Flash EEPROM
Formato Numérico y Aritmético
Punto fijo
Tipo de montaje
Montaje superficial
Tipo de Encapsulado
BGA MICROSTAR
Conteo de Pines
179
Tensión de Alimentación de Funcionamiento Típica
1.9, 3.3 V
Mínima Temperatura de Funcionamiento
-40 ºC
Temperatura Máxima de Operación
+85 °C.
Longitud
12mm
Altura
0.9mm
Profundidad
12mm
Dimensiones del Cuerpo
12 x 12 x 0.9mm
Datos del producto
Procesadores de señales digitales (DSP), Texas Instruments
Los procesadores de señal digital de Texas Instruments son microprocesadores con una arquitectura optimizada para las necesidades operativas de procesamiento de señales digitales.
Digital Signal Processors, Texas Instruments
Volver a intentar más tarde
Vuelva a verificar más tarde.
P.O.A.
Empaque de Producción (Bolsa)
1
P.O.A.
Empaque de Producción (Bolsa)
1
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFrecuencia Máxima
150MHz
Millones de Instrucciones por Segundo del Dispositivo
150MIPS
Ancho del Bus de Datos
32bit
Tamaño RAM
36 kB
Arquitectura del Conjunto de Instrucciones
Harvard
Tamaño de la Memoria del Programa
256 kB
Tipo de Memoria del Programa
Flash EEPROM
Formato Numérico y Aritmético
Punto fijo
Tipo de montaje
Montaje superficial
Tipo de Encapsulado
BGA MICROSTAR
Conteo de Pines
179
Tensión de Alimentación de Funcionamiento Típica
1.9, 3.3 V
Mínima Temperatura de Funcionamiento
-40 ºC
Temperatura Máxima de Operación
+85 °C.
Longitud
12mm
Altura
0.9mm
Profundidad
12mm
Dimensiones del Cuerpo
12 x 12 x 0.9mm
Datos del producto
Procesadores de señales digitales (DSP), Texas Instruments
Los procesadores de señal digital de Texas Instruments son microprocesadores con una arquitectura optimizada para las necesidades operativas de procesamiento de señales digitales.