Búfer, controlador de línea, SN74LVTH244ADW, LVT, 8 bits 3-State, No Inversión SOIC 20 pines

Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Función Lógica
Búfer, controlador de línea
Interfaz
Buffer & Line Driver IC
Número de Canales por Chip
8
Tipo de entrada
Single Ended
Tipo de salida
3 State
Polaridad
No Inversión
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
20
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
64mA
Tipo de Retardo de Propagación Máxima @ CL Máximo
2.3 ns @ 3.3 V
Dimensiones
12.8 x 7.52 x 2.35mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Tensión de alimentación de servicio mínima
2.7 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVTH, Texas Instruments
Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL
74LVTH Family
Volver a intentar más tarde
P.O.A.
Each (Supplied in a Tube) (Sin IVA)
Empaque de Producción (Tubo)
5
P.O.A.
Each (Supplied in a Tube) (Sin IVA)
Volver a intentar más tarde
Empaque de Producción (Tubo)
5
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Función Lógica
Búfer, controlador de línea
Interfaz
Buffer & Line Driver IC
Número de Canales por Chip
8
Tipo de entrada
Single Ended
Tipo de salida
3 State
Polaridad
No Inversión
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
20
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
64mA
Tipo de Retardo de Propagación Máxima @ CL Máximo
2.3 ns @ 3.3 V
Dimensiones
12.8 x 7.52 x 2.35mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Tensión de alimentación de servicio mínima
2.7 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVTH, Texas Instruments
Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL