Búfer, controlador de línea, SN74LVTH162244DL, LVT, 16 bits 3-State, No Inversión SSOP 48 pines
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Función Lógica
Búfer, controlador de línea
Número de Canales por Chip
16
Tipo de entrada
Single Ended
Output Type
3 State
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOP
Conteo de Pines
48
Corriente Máxima de Salida de Alto Nivel
-12mA
Corriente Máxima de Salida de Bajo Nivel
12mA
Maximum Propagation Delay Time @ Maximum CL
3.4 ns @ 3.3 V
Dimensiones del Cuerpo
15.88 x 7.49 x 2.59mm
Tensión de Alimentación de Funcionamiento Mínima
2.7 V
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVTH, Texas Instruments
Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL
74LVTH Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
P.O.A.
25
P.O.A.
25
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Función Lógica
Búfer, controlador de línea
Número de Canales por Chip
16
Tipo de entrada
Single Ended
Output Type
3 State
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOP
Conteo de Pines
48
Corriente Máxima de Salida de Alto Nivel
-12mA
Corriente Máxima de Salida de Bajo Nivel
12mA
Maximum Propagation Delay Time @ Maximum CL
3.4 ns @ 3.3 V
Dimensiones del Cuerpo
15.88 x 7.49 x 2.59mm
Tensión de Alimentación de Funcionamiento Mínima
2.7 V
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVTH, Texas Instruments
Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL