Búfer, controlador de línea, SN74LVTH125PWR, LVT, 4 bits 3-State, No Inversión TSSOP 14 pines

Código de producto RS: 162-7521Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LVTH125PWR
brand-logo

Documentos Técnicos

Especificaciones

Familia Lógica

LVT

Función Lógica

Búfer, controlador de línea

Número de Canales por Chip

4

Interfaz

Búfer y circuito integrado del controlador de línea

Tipo de entrada

Terminación Única

Tipo de salida

3 State

Polarity

No Inversión

Tipo de Montaje

Surface Mount

Tipo de Encapsulado

TSSOP-16

Número de pines

14

Corriente Máxima de Salida de Alto Nivel

-32mA

Corriente Máxima de Salida de Bajo Nivel

64mA

Maximum Propagation Delay Time @ Maximum CL

2.1 ns @ 3.3 V

Dimensiones

5 x 4.4 x 1.15mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Tensión de Alimentación de Funcionamiento Mínima

2.7 V

Propagation Delay Test Condition

50pF

País de Origen

Malaysia

Datos del producto

Familia 74LVTH, Texas Instruments

Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL

74LVTH Family

Volver a intentar más tarde

$ 542.000

$ 271 Each (On a Reel of 2000) (Sin IVA)

$ 644.980

$ 322,49 Each (On a Reel of 2000) (IVA Inc.)

Búfer, controlador de línea, SN74LVTH125PWR, LVT, 4 bits 3-State, No Inversión TSSOP 14 pines

$ 542.000

$ 271 Each (On a Reel of 2000) (Sin IVA)

$ 644.980

$ 322,49 Each (On a Reel of 2000) (IVA Inc.)

Búfer, controlador de línea, SN74LVTH125PWR, LVT, 4 bits 3-State, No Inversión TSSOP 14 pines

Volver a intentar más tarde

Documentos Técnicos

Especificaciones

Familia Lógica

LVT

Función Lógica

Búfer, controlador de línea

Número de Canales por Chip

4

Interfaz

Búfer y circuito integrado del controlador de línea

Tipo de entrada

Terminación Única

Tipo de salida

3 State

Polarity

No Inversión

Tipo de Montaje

Surface Mount

Tipo de Encapsulado

TSSOP-16

Número de pines

14

Corriente Máxima de Salida de Alto Nivel

-32mA

Corriente Máxima de Salida de Bajo Nivel

64mA

Maximum Propagation Delay Time @ Maximum CL

2.1 ns @ 3.3 V

Dimensiones

5 x 4.4 x 1.15mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Tensión de Alimentación de Funcionamiento Mínima

2.7 V

Propagation Delay Test Condition

50pF

País de Origen

Malaysia

Datos del producto

Familia 74LVTH, Texas Instruments

Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL

74LVTH Family