Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Función Lógica
Búfer, controlador de línea
Number of Channels
4
Entrada de disparador Schmitt
No
Tipo de Entrada
Single Ended
Output Type
3 State
Polarity
Non-Inverting
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
SOIC W
Conteo de Pines
14
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
64mA
Maximum Propagation Delay Time @ Maximum CL
2.9 ns @ 3.3 V
Dimensiones
8.65 x 3.91 x 1.58mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Temperatura Mínima de Funcionamiento
-40 ºC
Altura
1.58mm
Propagation Delay Test Condition
50pF
Temperatura Máxima de Funcionamiento
+85 °C.
Largo
8.65mm
Ancho
3.91mm
Tensión de Alimentación de Funcionamiento Mínima
2.7 V
Datos del producto
74LVT Family, Texas Instruments
Lógica BiCMOS de tensión baja
Tensión de funcionamiento: 2,7 a 3,6
Compatibilidad: entrada LVTTL/TTL, salida LVTTL
74LVT Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
$ 687
Each (Sin IVA)
$ 818
Each (IVA Inc.)
Estándar
1
$ 687
Each (Sin IVA)
$ 818
Each (IVA Inc.)
Estándar
1
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Función Lógica
Búfer, controlador de línea
Number of Channels
4
Entrada de disparador Schmitt
No
Tipo de Entrada
Single Ended
Output Type
3 State
Polarity
Non-Inverting
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
SOIC W
Conteo de Pines
14
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
64mA
Maximum Propagation Delay Time @ Maximum CL
2.9 ns @ 3.3 V
Dimensiones
8.65 x 3.91 x 1.58mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Temperatura Mínima de Funcionamiento
-40 ºC
Altura
1.58mm
Propagation Delay Test Condition
50pF
Temperatura Máxima de Funcionamiento
+85 °C.
Largo
8.65mm
Ancho
3.91mm
Tensión de Alimentación de Funcionamiento Mínima
2.7 V
Datos del producto
74LVT Family, Texas Instruments
Lógica BiCMOS de tensión baja
Tensión de funcionamiento: 2,7 a 3,6
Compatibilidad: entrada LVTTL/TTL, salida LVTTL