Texas Instruments Inversor SN74LVC3G14DCUR Inversor 3 canales US6 8 pines LVC Sí

Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsTipo de Producto
Inverter
Función Lógica
Inverter
Tipo de Entrada
Schmitt Trigger
Número de elementos por chip
3
Entrada Schmitt Trigger
Yes
Tiempo de retardo de propagación máximo CL
9.7ns
Corriente máxima de salida de nivel alto
-32mA
Corriente máxima de salida de nivel bajo
32mA
Tensión de alimentación mínima
1.65V
Tipo de Montaje
Superficie
Encapsulado
US6
Máxima Tensión de Alimentación
5.5V
Número de pines
8
Temperatura de Funcionamiento Mínima
-40°C
Familia Lógica
LVC
Máxima Temperatura de Funcionamiento
125°C
Altura
0.8mm
Longitud:
2.1mm
Certificaciones y estándares
No
Serie
SN74LVC3G14
Estándar de automoción
No
Datos del producto
Familia 74LVC3G, Texas Instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
74LVC Family
Volver a intentar más tarde
P.O.A.
Each (Supplied on a Reel) (Sin IVA)
Empaque de Producción (Rollo)
10
P.O.A.
Each (Supplied on a Reel) (Sin IVA)
Volver a intentar más tarde
Empaque de Producción (Rollo)
10
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsTipo de Producto
Inverter
Función Lógica
Inverter
Tipo de Entrada
Schmitt Trigger
Número de elementos por chip
3
Entrada Schmitt Trigger
Yes
Tiempo de retardo de propagación máximo CL
9.7ns
Corriente máxima de salida de nivel alto
-32mA
Corriente máxima de salida de nivel bajo
32mA
Tensión de alimentación mínima
1.65V
Tipo de Montaje
Superficie
Encapsulado
US6
Máxima Tensión de Alimentación
5.5V
Número de pines
8
Temperatura de Funcionamiento Mínima
-40°C
Familia Lógica
LVC
Máxima Temperatura de Funcionamiento
125°C
Altura
0.8mm
Longitud:
2.1mm
Certificaciones y estándares
No
Serie
SN74LVC3G14
Estándar de automoción
No
Datos del producto
Familia 74LVC3G, Texas Instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

