Búfer, SN74LVC2G34DCKR, LVC, Dual canales No Inversión SC-70 6 pines No
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Buffer
Number of Channels
2
Entrada de disparador Schmitt
No
Tipo de entrada
Single Ended
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SC-70, SOT
Conteo de Pines
6
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4.1 ns @ 3.3 V
Dimensiones del Cuerpo
2 x 1.25 x 0.9mm
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Temperatura Mínima de Operación
-40 ºC
Altura
0.9mm
Propagation Delay Test Condition
50pF
Temperatura máxima de funcionamiento
+85 °C.
Longitud
2mm
Ancho
1.25mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Datos del producto
Familia 74LVC2G, Texas Instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
74LVC Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
P.O.A.
5
P.O.A.
5
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Buffer
Number of Channels
2
Entrada de disparador Schmitt
No
Tipo de entrada
Single Ended
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SC-70, SOT
Conteo de Pines
6
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4.1 ns @ 3.3 V
Dimensiones del Cuerpo
2 x 1.25 x 0.9mm
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Temperatura Mínima de Operación
-40 ºC
Altura
0.9mm
Propagation Delay Test Condition
50pF
Temperatura máxima de funcionamiento
+85 °C.
Longitud
2mm
Ancho
1.25mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Datos del producto
Familia 74LVC2G, Texas Instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS