Dual Bus Buffer Gate 3-State SSOP8

Código de producto RS: 809-6046PMarca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC2G126DCTR
brand-logo
Ver todo en Buffers

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SM

Conteo de Pines

8

Corriente Máxima de Salida de Alto Nivel

-32mA

Corriente Máxima de Salida de Bajo Nivel

32mA

Maximum Propagation Delay Time @ Maximum CL

10.8 ns@ 30 pF

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Dimensiones

3.15 x 2.9 x 1.2mm

Temperatura Máxima de Funcionamiento

125 °C

Largo

3.15mm

Altura

1.2mm

Temperatura Mínima de Operación

–40 °C

Profundidad

2.9mm

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Propagation Delay Test Condition

30pF

Datos del producto

Familia 74LVC2G, Texas Instruments

Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LVC Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

P.O.A.

Each (Supplied on a Reel) (Sin IVA)

Dual Bus Buffer Gate 3-State SSOP8
Seleccionar tipo de embalaje

P.O.A.

Each (Supplied on a Reel) (Sin IVA)

Dual Bus Buffer Gate 3-State SSOP8

Volver a intentar más tarde

Seleccionar tipo de embalaje

Volver a intentar más tarde

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SM

Conteo de Pines

8

Corriente Máxima de Salida de Alto Nivel

-32mA

Corriente Máxima de Salida de Bajo Nivel

32mA

Maximum Propagation Delay Time @ Maximum CL

10.8 ns@ 30 pF

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Dimensiones

3.15 x 2.9 x 1.2mm

Temperatura Máxima de Funcionamiento

125 °C

Largo

3.15mm

Altura

1.2mm

Temperatura Mínima de Operación

–40 °C

Profundidad

2.9mm

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Propagation Delay Test Condition

30pF

Datos del producto

Familia 74LVC2G, Texas Instruments

Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LVC Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más