Transceptor de bus Transceptor de bus SN74LVC245APW, LVC 8 bits No Inversión TSSOP 20 pines, alimentación 1,65 →

Código de producto RS: 663-2877Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC245APW
brand-logo
Ver todo de Bus Transceivers

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Función Lógica

Transceptor de bus

Número de Elementos por Chip

1

Número de Canales por Chip

8

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

20

Input Level

LVTTL

Nivel de Salida

LVTTL

Corriente Máxima de Salida de Alto Nivel

-24mA

Corriente Máxima de Salida de Bajo Nivel

24mA

Maximum Propagation Delay Time @ Maximum CL

7.1 ns @ 2.7 V

Dimensiones del Cuerpo

6.5 x 4.4 x 1.15mm

Propagation Delay Test Condition

50pF

Temperatura máxima de funcionamiento

+85 °C.

Longitud

6.5mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Profundidad

4.4mm

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Temperatura de Funcionamiento Mínima

-40 ºC

Altura

1.15mm

Datos del producto

Transceptores de bus de la gama 74LVC, Texas Instruments

Gama de transceptores de bus de la familia 74LVC de CI lógicos CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Volver a intentar más tarde

Vuelva a verificar más tarde.

Volver a intentar más tarde

P.O.A.

Transceptor de bus Transceptor de bus SN74LVC245APW, LVC 8 bits No Inversión TSSOP 20 pines, alimentación 1,65 →
Seleccionar tipo de embalaje

P.O.A.

Transceptor de bus Transceptor de bus SN74LVC245APW, LVC 8 bits No Inversión TSSOP 20 pines, alimentación 1,65 →
Volver a intentar más tarde
Seleccionar tipo de embalaje

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Función Lógica

Transceptor de bus

Número de Elementos por Chip

1

Número de Canales por Chip

8

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

20

Input Level

LVTTL

Nivel de Salida

LVTTL

Corriente Máxima de Salida de Alto Nivel

-24mA

Corriente Máxima de Salida de Bajo Nivel

24mA

Maximum Propagation Delay Time @ Maximum CL

7.1 ns @ 2.7 V

Dimensiones del Cuerpo

6.5 x 4.4 x 1.15mm

Propagation Delay Test Condition

50pF

Temperatura máxima de funcionamiento

+85 °C.

Longitud

6.5mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Profundidad

4.4mm

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Temperatura de Funcionamiento Mínima

-40 ºC

Altura

1.15mm

Datos del producto

Transceptores de bus de la gama 74LVC, Texas Instruments

Gama de transceptores de bus de la familia 74LVC de CI lógicos CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más