NOR: Puerta lógica, SN74LVC1G27DBVR, LVC, Terminación Única 32mA SOT-23 6 pines 3 No

Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFunción Lógica
NOR
Tipo de montaje
Surface Mount
Número de Elementos
1
Número de entradas por puerta
3
Entrada de disparador Schmitt
No
Tipo de Encapsulado
SOT-23-5
Conteo de Pines
6
Familia Lógica
LVC
Tipo de entrada
Differential
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Corriente Máxima de Salida de Alto Nivel
-4mA
Tipo de Retardo de Propagación Máxima @ CL Máximo
20.5 ns @ 50 pF
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Corriente Máxima de Salida de Bajo Nivel
32mA
Mínima Temperatura de Funcionamiento
-40 ºC
Máxima Temperatura de Funcionamiento
125 °C
Tipo de Salida
Single Ended
Largo
3.05mm
Altura
1.3mm
Ancho
1.75mm
Dimensiones del Cuerpo
3.05 x 1.75 x 1.3mm
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22
74LVC Family
Volver a intentar más tarde
P.O.A.
Each (In a Pack of 20) (Sin IVA)
20
P.O.A.
Each (In a Pack of 20) (Sin IVA)
Volver a intentar más tarde
20
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFunción Lógica
NOR
Tipo de montaje
Surface Mount
Número de Elementos
1
Número de entradas por puerta
3
Entrada de disparador Schmitt
No
Tipo de Encapsulado
SOT-23-5
Conteo de Pines
6
Familia Lógica
LVC
Tipo de entrada
Differential
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Corriente Máxima de Salida de Alto Nivel
-4mA
Tipo de Retardo de Propagación Máxima @ CL Máximo
20.5 ns @ 50 pF
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Corriente Máxima de Salida de Bajo Nivel
32mA
Mínima Temperatura de Funcionamiento
-40 ºC
Máxima Temperatura de Funcionamiento
125 °C
Tipo de Salida
Single Ended
Largo
3.05mm
Altura
1.3mm
Ancho
1.75mm
Dimensiones del Cuerpo
3.05 x 1.75 x 1.3mm
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22

