Búfer, controlador, SN74LVC1G240DBVR, LVC, 1 bits 3-State, Inversión SOT-23 5 pines

Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Búfer, controlador
Interfaz
Búfer y circuito integrado del controlador de línea
Número de Canales por Chip
1
Tipo de Entrada
Single Ended
Tipo de Salida
3 State
Polarity
Inverting
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
SOT-23-5
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Tipo de Retardo de Propagación Máxima @ CL Máximo
9.6 ns@ 50 pF
Dimensiones del Cuerpo
3.05 x 1.75 x 1.3mm
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22
74LVC Family
Volver a intentar más tarde
$ 3.660
$ 183 Each (In a Pack of 20) (Sin IVA)
$ 4.355
$ 217,77 Each (In a Pack of 20) (IVA Inc.)
Estándar
20
$ 3.660
$ 183 Each (In a Pack of 20) (Sin IVA)
$ 4.355
$ 217,77 Each (In a Pack of 20) (IVA Inc.)
Volver a intentar más tarde
Estándar
20
| Cantidad | Precio Unitario sin IVA | Por Pack |
|---|---|---|
| 20 - 80 | $ 183 | $ 3.660 |
| 100 - 180 | $ 173 | $ 3.460 |
| 200 - 480 | $ 156 | $ 3.120 |
| 500 - 980 | $ 142 | $ 2.840 |
| 1000+ | $ 134 | $ 2.680 |
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Búfer, controlador
Interfaz
Búfer y circuito integrado del controlador de línea
Número de Canales por Chip
1
Tipo de Entrada
Single Ended
Tipo de Salida
3 State
Polarity
Inverting
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
SOT-23-5
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Tipo de Retardo de Propagación Máxima @ CL Máximo
9.6 ns@ 50 pF
Dimensiones del Cuerpo
3.05 x 1.75 x 1.3mm
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22