Búfer, SN74LVC1G17DRLR, LVC, Terminación Única, No Inversión SOT-553 5 pines Sí
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Buffer
Number of Channels
1
Entrada de disparador Schmitt
Yes
Tipo de entrada
Single Ended
Output Type
Single Ended
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOT-553
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
11 ns @ 15 pF
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Dimensiones del Cuerpo
1.7 x 1.3 x 0.55mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Propagation Delay Test Condition
15pF
Temperatura Mínima de Operación
-40 ºC
Altura
0.55mm
Ancho
1.3mm
Temperatura Máxima de Operación
+85 °C.
Longitud
1.7mm
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22
74LVC Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
$ 383
Each (In a Pack of 20) (Sin IVA)
$ 455,77
Each (In a Pack of 20) (IVA Incluido)
20
$ 383
Each (In a Pack of 20) (Sin IVA)
$ 455,77
Each (In a Pack of 20) (IVA Incluido)
20
Comprar en grandes cantidades
Cantidad | Precio Unitario sin IVA | Por Pack |
---|---|---|
20 - 80 | $ 383 | $ 7.660 |
100 - 180 | $ 364 | $ 7.280 |
200 - 480 | $ 327 | $ 6.540 |
500 - 980 | $ 294 | $ 5.880 |
1000+ | $ 279 | $ 5.580 |
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Buffer
Number of Channels
1
Entrada de disparador Schmitt
Yes
Tipo de entrada
Single Ended
Output Type
Single Ended
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOT-553
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
11 ns @ 15 pF
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Dimensiones del Cuerpo
1.7 x 1.3 x 0.55mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Propagation Delay Test Condition
15pF
Temperatura Mínima de Operación
-40 ºC
Altura
0.55mm
Ancho
1.3mm
Temperatura Máxima de Operación
+85 °C.
Longitud
1.7mm
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22