Bus Buffer/Gate w/3-StSN74LVC1G125DBVR
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOT-23-5
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4 ns @ 5 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Dimensiones del Cuerpo
2.9 x 1.6 x 1.15mm
Propagation Delay Test Condition
50pF
Longitud
2.9mm
Altura
1.15mm
Ancho
1.6mm
Temperatura Mínima de Funcionamiento
-40 ºC
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Máxima Temperatura de Funcionamiento
+85 °C.
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22
74LVC Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
$ 66
Each (On a Reel of 3000) (Sin IVA)
$ 78,54
Each (On a Reel of 3000) (IVA Incluido)
3000
$ 66
Each (On a Reel of 3000) (Sin IVA)
$ 78,54
Each (On a Reel of 3000) (IVA Incluido)
3000
Comprar en grandes cantidades
Cantidad | Precio Unitario sin IVA | Por Rollo |
---|---|---|
3000 - 3000 | $ 66 | $ 198.000 |
6000 - 12000 | $ 61 | $ 183.000 |
15000+ | $ 58 | $ 174.000 |
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOT-23-5
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4 ns @ 5 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Dimensiones del Cuerpo
2.9 x 1.6 x 1.15mm
Propagation Delay Test Condition
50pF
Longitud
2.9mm
Altura
1.15mm
Ancho
1.6mm
Temperatura Mínima de Funcionamiento
-40 ºC
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Máxima Temperatura de Funcionamiento
+85 °C.
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22