Búfer, controlador, SN74LVC1G06DBVR, LVC, 1 bits Drenaje Abierto, Inversión SOT-23 5 pines

Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Búfer, controlador
Número de Canales por Chip
1
Interfaz
Búfer y circuito integrado del controlador de línea
Tipo de entrada
Terminación Única
Tipo de salida
Drenaje Abierto
Polarity
Inverting
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
SOT-23-5
Número de pines
5
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
7 ns@ 30 pF
Dimensiones
3.05 x 1.75 x 1.3mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Propagation Delay Test Condition
30pF
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22
74LVC Family
Volver a intentar más tarde
P.O.A.
Each (Supplied on a Reel) (Sin IVA)
Empaque de Producción (Rollo)
15
P.O.A.
Each (Supplied on a Reel) (Sin IVA)
Volver a intentar más tarde
Empaque de Producción (Rollo)
15
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Búfer, controlador
Número de Canales por Chip
1
Interfaz
Búfer y circuito integrado del controlador de línea
Tipo de entrada
Terminación Única
Tipo de salida
Drenaje Abierto
Polarity
Inverting
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
SOT-23-5
Número de pines
5
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
7 ns@ 30 pF
Dimensiones
3.05 x 1.75 x 1.3mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Propagation Delay Test Condition
30pF
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22