NAND: Puerta lógica, SN74LVC1G00DCKR, LVC, CMOS 32mA SC-70 5 pines 2 No

Código de producto RS: 796-8228Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC1G00DCKR
brand-logo
Ver todo en Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

NAND

Tipo de Montaje

Surface Mount

Número de Elementos

1

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SC-70, SOT

Número de pines

5

Familia Lógica

LVC

Tipo de entrada

CMOS, TTL

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-32mA

Maximum Propagation Delay Time @ Maximum CL

4.3 ns @ 5 V

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

32mA

Mínima Temperatura de Funcionamiento

–40 °C

Máxima Temperatura de Funcionamiento

125 °C

Tipo de salida

CMOS

Largo

2.15mm

Altura

1mm

Anchura

1.4mm

Dimensiones

2.15 x 1.4 x 1mm

Propagation Delay Test Condition

50pF

Datos del producto

Puertas lógicas de la familia 74LVC, Texas Instruments

Gama de Texas Instruments de puertas lógicas estándar de la familia 74LVC de los CI de lógica CMOS de baja tensión. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Intervalo de tensión de funcionamiento: 1,65 a 3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más
Te puede interesar

$ 14.650

$ 293 Each (Supplied as a Tape) (Sin IVA)

$ 17.434

$ 348,67 Each (Supplied as a Tape) (IVA Inc.)

NAND: Puerta lógica, SN74LVC1G00DCKR, LVC, CMOS 32mA SC-70 5 pines 2 No
Seleccionar tipo de embalaje

$ 14.650

$ 293 Each (Supplied as a Tape) (Sin IVA)

$ 17.434

$ 348,67 Each (Supplied as a Tape) (IVA Inc.)

NAND: Puerta lógica, SN74LVC1G00DCKR, LVC, CMOS 32mA SC-70 5 pines 2 No

Volver a intentar más tarde

Seleccionar tipo de embalaje

Volver a intentar más tarde

CantidadPrecio Unitario sin IVAPor Cinta
50 - 50$ 293$ 14.650
100 - 200$ 137$ 6.850
250 - 450$ 132$ 6.600
500 - 950$ 128$ 6.400
1000+$ 106$ 5.300

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más
Te puede interesar

Documentos Técnicos

Especificaciones

Función Lógica

NAND

Tipo de Montaje

Surface Mount

Número de Elementos

1

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SC-70, SOT

Número de pines

5

Familia Lógica

LVC

Tipo de entrada

CMOS, TTL

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-32mA

Maximum Propagation Delay Time @ Maximum CL

4.3 ns @ 5 V

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

32mA

Mínima Temperatura de Funcionamiento

–40 °C

Máxima Temperatura de Funcionamiento

125 °C

Tipo de salida

CMOS

Largo

2.15mm

Altura

1mm

Anchura

1.4mm

Dimensiones

2.15 x 1.4 x 1mm

Propagation Delay Test Condition

50pF

Datos del producto

Puertas lógicas de la familia 74LVC, Texas Instruments

Gama de Texas Instruments de puertas lógicas estándar de la familia 74LVC de los CI de lógica CMOS de baja tensión. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Intervalo de tensión de funcionamiento: 1,65 a 3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más
Te puede interesar