Latch SN74LVC16373DGGR, Transparente Tipo D 3 estados TSSOP 48 pines 16bit

Código de producto RS: 662-8667PMarca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC16373DGGR
brand-logo

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Modo de Enclavamiento

Transparent

Elemento de Enclavamiento

Tipo D

Número de Bits

16bit

Output Type

3 State

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

48

Dimensiones

12.5 x 6.1 x 1.15mm

Altura

1.15mm

Longitud

12.5mm

Máxima Temperatura de Funcionamiento

+85 °C.

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Profundidad

6.1mm

Tensión de Alimentación de Funcionamiento Mínima

2.7 V

Mínima Temperatura de Funcionamiento

-40 ºC

Datos del producto

Registros y biestables de la familia 74LVC, Texas Instruments

Gama de registros y biestables de la familia 74LVC de los CI de lógica CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Volver a intentar más tarde

Vuelva a verificar más tarde.

Volver a intentar más tarde

P.O.A.

Latch SN74LVC16373DGGR, Transparente Tipo D 3 estados TSSOP 48 pines 16bit
Seleccionar tipo de embalaje

P.O.A.

Latch SN74LVC16373DGGR, Transparente Tipo D 3 estados TSSOP 48 pines 16bit
Volver a intentar más tarde
Seleccionar tipo de embalaje

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Familia Lógica

LVC

Modo de Enclavamiento

Transparent

Elemento de Enclavamiento

Tipo D

Número de Bits

16bit

Output Type

3 State

Polarity

No Inversión

Tipo de montaje

Surface Mount

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

48

Dimensiones

12.5 x 6.1 x 1.15mm

Altura

1.15mm

Longitud

12.5mm

Máxima Temperatura de Funcionamiento

+85 °C.

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Profundidad

6.1mm

Tensión de Alimentación de Funcionamiento Mínima

2.7 V

Mínima Temperatura de Funcionamiento

-40 ºC

Datos del producto

Registros y biestables de la familia 74LVC, Texas Instruments

Gama de registros y biestables de la familia 74LVC de los CI de lógica CMOS de baja tensión de Texas Instruments. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Tensión de funcionamiento: 1,65 a +3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family