Y: Puerta lógica, SN74LVC08ADBR, LVC, Quad 24mA SSOP 14 pines 2 No

Código de producto RS: 162-7446Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC08ADBR
brand-logo
Ver todo de Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

AND

Tipo de montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOP

Conteo de Pines

14

Familia Lógica

LVC

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Corriente Máxima de Salida de Alto Nivel

-24mA

Maximum Propagation Delay Time @ Maximum CL

3.9 ns @ 3.3 V, 4.6 ns @ 2.7 V

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

24mA

Altura

1.95mm

Profundidad

5.3mm

Dimensiones del Cuerpo

6.2 x 5.3 x 1.95mm

Temperatura de Funcionamiento Mínima

-40 ºC

Máxima Temperatura de Funcionamiento

125 °C

Propagation Delay Test Condition

50pF

Longitud:

6.2mm

País de Origen

Malaysia

Datos del producto

Puertas lógicas de la familia 74LVC, Texas Instruments

Gama de Texas Instruments de puertas lógicas estándar de la familia 74LVC de los CI de lógica CMOS de baja tensión. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Intervalo de tensión de funcionamiento: 1,65 a 3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Volver a intentar más tarde

Vuelva a verificar más tarde.

Volver a intentar más tarde

$ 181

Each (On a Reel of 2000) (Sin IVA)

$ 215,39

Each (On a Reel of 2000) (IVA Incluido)

Y: Puerta lógica, SN74LVC08ADBR, LVC, Quad 24mA SSOP 14 pines 2 No

$ 181

Each (On a Reel of 2000) (Sin IVA)

$ 215,39

Each (On a Reel of 2000) (IVA Incluido)

Y: Puerta lógica, SN74LVC08ADBR, LVC, Quad 24mA SSOP 14 pines 2 No
Volver a intentar más tarde

Comprar en grandes cantidades

CantidadPrecio Unitario sin IVAPor Rollo
2000 - 2000$ 181$ 362.000
4000 - 4000$ 171$ 342.000
6000+$ 155$ 310.000

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Función Lógica

AND

Tipo de montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOP

Conteo de Pines

14

Familia Lógica

LVC

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Corriente Máxima de Salida de Alto Nivel

-24mA

Maximum Propagation Delay Time @ Maximum CL

3.9 ns @ 3.3 V, 4.6 ns @ 2.7 V

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

24mA

Altura

1.95mm

Profundidad

5.3mm

Dimensiones del Cuerpo

6.2 x 5.3 x 1.95mm

Temperatura de Funcionamiento Mínima

-40 ºC

Máxima Temperatura de Funcionamiento

125 °C

Propagation Delay Test Condition

50pF

Longitud:

6.2mm

País de Origen

Malaysia

Datos del producto

Puertas lógicas de la familia 74LVC, Texas Instruments

Gama de Texas Instruments de puertas lógicas estándar de la familia 74LVC de los CI de lógica CMOS de baja tensión. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Intervalo de tensión de funcionamiento: 1,65 a 3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more