Inversor Hexag., SN74LV07APWR, Búfer, Drenaje Abierto Hex canales TSSOP 14 pines LV

Código de producto RS: 662-8402PMarca: Texas InstrumentsNúmero de parte de fabricante: SN74LV07APWR
brand-logo
Ver todo de Inversores

Documentos Técnicos

Especificaciones

Función Lógica

Buffer

Output Type

Drenaje Abierto

Número de Elementos por Chip

6

Maximum Propagation Delay Time @ Maximum CL

10.6 ns @ 3.3 V, 15.2 ns @ 2.5 V, 7.5 ns @ 5 V

Corriente Máxima de Salida de Alto Nivel

-0.002mA

Corriente Máxima de Salida de Bajo Nivel

16mA

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LV

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Altura

1.15mm

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Temperatura Mínima de Operación

-40 ºC

Propagation Delay Test Condition

50pF

Temperatura de Funcionamiento Máxima

+85 °C.

Longitud:

5mm

Profundidad

4.4mm

Tensión de Alimentación de Funcionamiento Mínima

2 V

Datos del producto

74LV Family, Texas Instruments

Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Volver a intentar más tarde

Vuelva a verificar más tarde.

Volver a intentar más tarde

P.O.A.

Inversor Hexag., SN74LV07APWR, Búfer, Drenaje Abierto Hex canales TSSOP 14 pines LV
Seleccionar tipo de embalaje

P.O.A.

Inversor Hexag., SN74LV07APWR, Búfer, Drenaje Abierto Hex canales TSSOP 14 pines LV
Volver a intentar más tarde
Seleccionar tipo de embalaje

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Función Lógica

Buffer

Output Type

Drenaje Abierto

Número de Elementos por Chip

6

Maximum Propagation Delay Time @ Maximum CL

10.6 ns @ 3.3 V, 15.2 ns @ 2.5 V, 7.5 ns @ 5 V

Corriente Máxima de Salida de Alto Nivel

-0.002mA

Corriente Máxima de Salida de Bajo Nivel

16mA

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LV

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Altura

1.15mm

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Temperatura Mínima de Operación

-40 ºC

Propagation Delay Test Condition

50pF

Temperatura de Funcionamiento Máxima

+85 °C.

Longitud:

5mm

Profundidad

4.4mm

Tensión de Alimentación de Funcionamiento Mínima

2 V

Datos del producto

74LV Family, Texas Instruments

Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more