SerDes LVDS, SN65LVDS93ADGG, 28, CMOS, LVDS, TSSOP, 56-Pines

Código de producto RS: 814-3859PMarca: Texas InstrumentsNúmero de parte de fabricante: SN65LVDS93ADGG
brand-logo

Documentos Técnicos

Especificaciones

Número de Drivers

28

Tipo de entrada

CMOS

Output Type

LVDS

Interfaz

Circuitos integrados de serdes

Número de Elementos por Chip

4

Tipo de montaje

Surface Mount

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

56

Tensión Umbral de Nivel Bajo de Entrada Diferencial

0.81V

Dimensiones

14.1 x 6.2 x 1.05mm

Altura

1.05mm

Longitud:

14.1mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Temperatura Mínima de Funcionamiento

-40 ºC

Máxima Temperatura de Funcionamiento

+85 °C.

Ancho

6.2mm

Tensión de Alimentación de Funcionamiento Mínima

1.62 V

Datos del producto

Serializador/deserializador FlatLink/FPD-Link, Texas Instruments

Transmisores LVDS para su uso con enlaces FPD de 24 bits (display de panel plano) que funcionan a 65 y 85 MHz.

Entradas LVCMOS/LVTTL
Funcionamiento de baja potencia de 3,3 V
Reloj de datos de transmisor PLL
Cumple el estándar TIA/EIA-644 LVDS

LVDS Communication

Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.

Volver a intentar más tarde

Vuelva a verificar más tarde.

Volver a intentar más tarde

P.O.A.

SerDes LVDS, SN65LVDS93ADGG, 28, CMOS, LVDS, TSSOP, 56-Pines
Seleccionar tipo de embalaje

P.O.A.

SerDes LVDS, SN65LVDS93ADGG, 28, CMOS, LVDS, TSSOP, 56-Pines
Volver a intentar más tarde
Seleccionar tipo de embalaje

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Número de Drivers

28

Tipo de entrada

CMOS

Output Type

LVDS

Interfaz

Circuitos integrados de serdes

Número de Elementos por Chip

4

Tipo de montaje

Surface Mount

Tipo de Encapsulado

TSSOP-16

Conteo de Pines

56

Tensión Umbral de Nivel Bajo de Entrada Diferencial

0.81V

Dimensiones

14.1 x 6.2 x 1.05mm

Altura

1.05mm

Longitud:

14.1mm

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Temperatura Mínima de Funcionamiento

-40 ºC

Máxima Temperatura de Funcionamiento

+85 °C.

Ancho

6.2mm

Tensión de Alimentación de Funcionamiento Mínima

1.62 V

Datos del producto

Serializador/deserializador FlatLink/FPD-Link, Texas Instruments

Transmisores LVDS para su uso con enlaces FPD de 24 bits (display de panel plano) que funcionan a 65 y 85 MHz.

Entradas LVCMOS/LVTTL
Funcionamiento de baja potencia de 3,3 V
Reloj de datos de transmisor PLL
Cumple el estándar TIA/EIA-644 LVDS

LVDS Communication

Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.