Receptor LVDS, DS90CF386MTD/NOPB, 28, LVCMOS, 2380Mbps, TSSOP, 56-Pines
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsNúmero de Drivers
28
Tipo de entrada
LVDS
Interfaz
Circuito integrado del receptor
Output Type
LVCMOS
Índice de Transmisión de Datos
2380Mbps
Número de Elementos por Chip
3
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
56
Differential Input High Threshold Voltage
100mV
Tensión Umbral de Nivel Bajo de Entrada Diferencial
-100mV
Dimensiones
14 x 6.1 x 0.9mm
Altura
0.9mm
Longitud
14mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Temperatura máxima de funcionamiento
+70 °C
Profundidad
6.1mm
Temperatura de Funcionamiento Mínima
-10 °C
Tensión de Alimentación de Funcionamiento Mínima
3 V
Datos del producto
Serializador/deserializador FlatLink/FPD-Link, Texas Instruments
Transmisores LVDS para su uso con enlaces FPD de 24 bits (display de panel plano) que funcionan a 65 y 85 MHz.
Entradas LVCMOS/LVTTL
Funcionamiento de baja potencia de 3,3 V
Reloj de datos de transmisor PLL
Cumple el estándar TIA/EIA-644 LVDS
LVDS Communication
Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.
Volver a intentar más tarde
Vuelva a verificar más tarde.
$ 5.864
Each (In a Tube of 34) (Sin IVA)
$ 6.978,16
Each (In a Tube of 34) (IVA Incluido)
34
$ 5.864
Each (In a Tube of 34) (Sin IVA)
$ 6.978,16
Each (In a Tube of 34) (IVA Incluido)
34
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsNúmero de Drivers
28
Tipo de entrada
LVDS
Interfaz
Circuito integrado del receptor
Output Type
LVCMOS
Índice de Transmisión de Datos
2380Mbps
Número de Elementos por Chip
3
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
56
Differential Input High Threshold Voltage
100mV
Tensión Umbral de Nivel Bajo de Entrada Diferencial
-100mV
Dimensiones
14 x 6.1 x 0.9mm
Altura
0.9mm
Longitud
14mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Temperatura máxima de funcionamiento
+70 °C
Profundidad
6.1mm
Temperatura de Funcionamiento Mínima
-10 °C
Tensión de Alimentación de Funcionamiento Mínima
3 V
Datos del producto
Serializador/deserializador FlatLink/FPD-Link, Texas Instruments
Transmisores LVDS para su uso con enlaces FPD de 24 bits (display de panel plano) que funcionan a 65 y 85 MHz.
Entradas LVCMOS/LVTTL
Funcionamiento de baja potencia de 3,3 V
Reloj de datos de transmisor PLL
Cumple el estándar TIA/EIA-644 LVDS
LVDS Communication
Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.