Receptor LVDS, DS90CF364AMTD/NOPB, 21-Bits, 1300Mbps, Triple, TSSOP, 48-Pines
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsNúmero de Drivers
21
Tipo de entrada
LVDS
Output Type
CMOS, TTL
Índice de Transmisión de Datos
1300Mbps
Número de Elementos por Chip
3
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
48
Differential Input High Threshold Voltage
100mV
Tensión Umbral de Nivel Bajo de Entrada Diferencial
-100mV
Dimensiones del Cuerpo
12.5 x 6.1 x 0.9mm
Altura
0.9mm
Longitud:
12.5mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Temperatura Mínima de Operación
-10 °C
Máxima Temperatura de Funcionamiento
+70 °C
Profundidad
6.1mm
Tensión de Alimentación de Funcionamiento Mínima
3 V
Datos del producto
Serializador/deserializador FlatLink/FPD-Link, Texas Instruments
Transmisores LVDS para su uso con enlaces FPD de 24 bits (display de panel plano) que funcionan a 65 y 85 MHz.
Entradas LVCMOS/LVTTL
Funcionamiento de baja potencia de 3,3 V
Reloj de datos de transmisor PLL
Cumple el estándar TIA/EIA-644 LVDS
LVDS Communication
Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.
Volver a intentar más tarde
Vuelva a verificar más tarde.
P.O.A.
1
P.O.A.
1
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsNúmero de Drivers
21
Tipo de entrada
LVDS
Output Type
CMOS, TTL
Índice de Transmisión de Datos
1300Mbps
Número de Elementos por Chip
3
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
48
Differential Input High Threshold Voltage
100mV
Tensión Umbral de Nivel Bajo de Entrada Diferencial
-100mV
Dimensiones del Cuerpo
12.5 x 6.1 x 0.9mm
Altura
0.9mm
Longitud:
12.5mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Temperatura Mínima de Operación
-10 °C
Máxima Temperatura de Funcionamiento
+70 °C
Profundidad
6.1mm
Tensión de Alimentación de Funcionamiento Mínima
3 V
Datos del producto
Serializador/deserializador FlatLink/FPD-Link, Texas Instruments
Transmisores LVDS para su uso con enlaces FPD de 24 bits (display de panel plano) que funcionan a 65 y 85 MHz.
Entradas LVCMOS/LVTTL
Funcionamiento de baja potencia de 3,3 V
Reloj de datos de transmisor PLL
Cumple el estándar TIA/EIA-644 LVDS
LVDS Communication
Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.