Búfer, controlador de línea, 74LVC1G240DCKT, LVC, 1 bits 3-State, Inversión SC-70 5 pines
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Búfer, controlador de línea
Número de Canales por Chip
1
Tipo de entrada
Single Ended
Output Type
3 State
Polarity
Inverting
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SC-70, SOT
Máxima Temperatura de Funcionamiento
+85 °C.
Mínima Temperatura de Funcionamiento
-40 ºC
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4.5 ns @ 3.3 V
Dimensiones del Cuerpo
2 x 1.25 x 0.9mm
Altura
0.9mm
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Propagation Delay Test Condition
50pF
Longitud:
2mm
Profundidad
1.25mm
País de Origen
Malaysia
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22
74LVC Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
P.O.A.
250
P.O.A.
250
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Búfer, controlador de línea
Número de Canales por Chip
1
Tipo de entrada
Single Ended
Output Type
3 State
Polarity
Inverting
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SC-70, SOT
Máxima Temperatura de Funcionamiento
+85 °C.
Mínima Temperatura de Funcionamiento
-40 ºC
Conteo de Pines
5
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4.5 ns @ 3.3 V
Dimensiones del Cuerpo
2 x 1.25 x 0.9mm
Altura
0.9mm
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Propagation Delay Test Condition
50pF
Longitud:
2mm
Profundidad
1.25mm
País de Origen
Malaysia
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22