Documentos Técnicos
Especificaciones
Brand
ON SemiconductorFamilia Lógica
LVDS, LVPECL, CML, HSTL, HCSL
Función Lógica
Divisor de reloj
Input Signal Type
CML, HCSL, HSTL, LVDS, LVPECL
Nivel Lógico de Salida
LVDS
Modo de Funcionamiento
Differential
Number of Clock Inputs
2
Tipo de montaje
Surface Mount
Tipo de Encapsulado
QFN EP
Conteo de Pines
16
Dimensiones
3 x 3 x 0.95mm
Longitud
3mm
Profundidad
3mm
Altura
0.95mm
Tensión de Alimentación Máxima de Funcionamiento
3.465 V
Mínima Temperatura de Funcionamiento
-40 ºC
Máxima Temperatura de Funcionamiento
+85 °C.
Tensión de Alimentación de Funcionamiento Mínima
3.0 V
Datos del producto
Divisores de reloj, ON Semiconductor
Clock Dividers
Volver a intentar más tarde
Vuelva a verificar más tarde.
P.O.A.
1
P.O.A.
1
Ideate. Create. Collaborate
JOIN FOR FREE
No hidden fees!
- Download and use our DesignSpark software for your PCB and 3D Mechanical designs
- View and contribute website content and forums
- Download 3D Models, Schematics and Footprints from more than a million products
Documentos Técnicos
Especificaciones
Brand
ON SemiconductorFamilia Lógica
LVDS, LVPECL, CML, HSTL, HCSL
Función Lógica
Divisor de reloj
Input Signal Type
CML, HCSL, HSTL, LVDS, LVPECL
Nivel Lógico de Salida
LVDS
Modo de Funcionamiento
Differential
Number of Clock Inputs
2
Tipo de montaje
Surface Mount
Tipo de Encapsulado
QFN EP
Conteo de Pines
16
Dimensiones
3 x 3 x 0.95mm
Longitud
3mm
Profundidad
3mm
Altura
0.95mm
Tensión de Alimentación Máxima de Funcionamiento
3.465 V
Mínima Temperatura de Funcionamiento
-40 ºC
Máxima Temperatura de Funcionamiento
+85 °C.
Tensión de Alimentación de Funcionamiento Mínima
3.0 V
Datos del producto