Documentos Técnicos
Especificaciones
Brand
onsemiFamilia Lógica
VHC
Función Lógica
D Type
Tipo de entrada
CMOS
Output Type
Bipolar Schottky TTL
Triggering Type
Borde positivo
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC W
Conteo de Pines
14
Set/Reset
Yes
Número de Elementos por Chip
2
Maximum Propagation Delay Time @ Maximum CL
18ns
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Dimensiones del Cuerpo
8.75 x 4 x 1.5mm
Temperatura Mínima de Funcionamiento
-40 ºC
Máxima Temperatura de Funcionamiento
+85 °C.
Longitud:
8.75mm
Altura
1.5mm
Ancho
4mm
Tensión de Alimentación de Funcionamiento Mínima
2 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74VHC, Fairchild Semiconductors
Lógica CMOS avanzada de alta velocidad
Tensión de funcionamiento 2,0 a 5,5
Compatibilidad: entrada CMOS, salida CMOS
74VHC Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
P.O.A.
25
P.O.A.
25
Ideate. Create. Collaborate
JOIN FOR FREE
No hidden fees!
- Download and use our DesignSpark software for your PCB and 3D Mechanical designs
- View and contribute website content and forums
- Download 3D Models, Schematics and Footprints from more than a million products
Documentos Técnicos
Especificaciones
Brand
onsemiFamilia Lógica
VHC
Función Lógica
D Type
Tipo de entrada
CMOS
Output Type
Bipolar Schottky TTL
Triggering Type
Borde positivo
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC W
Conteo de Pines
14
Set/Reset
Yes
Número de Elementos por Chip
2
Maximum Propagation Delay Time @ Maximum CL
18ns
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Dimensiones del Cuerpo
8.75 x 4 x 1.5mm
Temperatura Mínima de Funcionamiento
-40 ºC
Máxima Temperatura de Funcionamiento
+85 °C.
Longitud:
8.75mm
Altura
1.5mm
Ancho
4mm
Tensión de Alimentación de Funcionamiento Mínima
2 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74VHC, Fairchild Semiconductors
Lógica CMOS avanzada de alta velocidad
Tensión de funcionamiento 2,0 a 5,5
Compatibilidad: entrada CMOS, salida CMOS