Documentos Técnicos
Especificaciones
Brand
NexperiaFamilia Lógica
LVC
Función Lógica
Tipo D
Tipo de Entrada
Single Ended
Tipo de señal de salida
Differential
Tipo de Disparo
Borde positivo
Polarity
Inverting, Non-Inverting
Tipo de montaje
Surface Mount
Tipo de Encapsulado
TSSOP-16
Conteo de Pines
8
Set/Reset
Yes
Número de Elementos por Chip
1
Maximum Propagation Delay Time @ Maximum CL
3.5 ns @ 3.3 V
Dimensiones del Cuerpo
3.1 x 3.1 x 0.95mm
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Temperatura Mínima de Operación
–40 °C
Altura
0.95mm
Propagation Delay Test Condition
50pF
Temperatura Máxima de Funcionamiento
125 °C
Largo
3.1mm
Profundidad
3.1mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Datos del producto
Familia 74LVC1G/74LVC2G.
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
74LVC Family
$ 9.050
$ 181 Each (In a Pack of 50) (Sin IVA)
$ 10.770
$ 215,39 Each (In a Pack of 50) (IVA Inc.)
50
$ 9.050
$ 181 Each (In a Pack of 50) (Sin IVA)
$ 10.770
$ 215,39 Each (In a Pack of 50) (IVA Inc.)
Volver a intentar más tarde
50
Volver a intentar más tarde
Documentos Técnicos
Especificaciones
Brand
NexperiaFamilia Lógica
LVC
Función Lógica
Tipo D
Tipo de Entrada
Single Ended
Tipo de señal de salida
Differential
Tipo de Disparo
Borde positivo
Polarity
Inverting, Non-Inverting
Tipo de montaje
Surface Mount
Tipo de Encapsulado
TSSOP-16
Conteo de Pines
8
Set/Reset
Yes
Número de Elementos por Chip
1
Maximum Propagation Delay Time @ Maximum CL
3.5 ns @ 3.3 V
Dimensiones del Cuerpo
3.1 x 3.1 x 0.95mm
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Temperatura Mínima de Operación
–40 °C
Altura
0.95mm
Propagation Delay Test Condition
50pF
Temperatura Máxima de Funcionamiento
125 °C
Largo
3.1mm
Profundidad
3.1mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Datos del producto
Familia 74LVC1G/74LVC2G.
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS


