NAND: Puerta lógica, 74LVC1G00GW,125, LVC, 32mA TSSOP 5 pines 2 No

Código de producto RS: 510-308Marca: NexperiaNúmero de parte de fabricante: 74LVC1G00GW,125
brand-logo
Ver todo en Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

NAND

Tipo de Montaje

Surface Mount

Número de Elementos

1

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

TSSOP-16

Número de pines

5

Familia Lógica

LVC

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-32mA

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

32mA

Mínima Temperatura de Funcionamiento

–40 °C

Altura

1mm

Propagation Delay Test Condition

50pF

Máxima Temperatura de Funcionamiento

125 °C

Longitud

2.25mm

Anchura

1.35mm

Dimensiones

2.25 x 1.35 x 1mm

Datos del producto

Familia 74LVC1G/74LVC2G.

Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LVC Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más
Te puede interesar

$ 1.900

$ 38 Each (In a Pack of 50) (Sin IVA)

$ 2.261

$ 45,22 Each (In a Pack of 50) (IVA Inc.)

NAND: Puerta lógica, 74LVC1G00GW,125, LVC, 32mA TSSOP 5 pines 2 No

$ 1.900

$ 38 Each (In a Pack of 50) (Sin IVA)

$ 2.261

$ 45,22 Each (In a Pack of 50) (IVA Inc.)

NAND: Puerta lógica, 74LVC1G00GW,125, LVC, 32mA TSSOP 5 pines 2 No

Volver a intentar más tarde

Volver a intentar más tarde

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más
Te puede interesar

Documentos Técnicos

Especificaciones

Función Lógica

NAND

Tipo de Montaje

Surface Mount

Número de Elementos

1

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

TSSOP-16

Número de pines

5

Familia Lógica

LVC

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-32mA

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

32mA

Mínima Temperatura de Funcionamiento

–40 °C

Altura

1mm

Propagation Delay Test Condition

50pF

Máxima Temperatura de Funcionamiento

125 °C

Longitud

2.25mm

Anchura

1.35mm

Dimensiones

2.25 x 1.35 x 1mm

Datos del producto

Familia 74LVC1G/74LVC2G.

Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LVC Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más
Te puede interesar