Documentos Técnicos
Especificaciones
Brand
NexperiaFunción Lógica
Inversor
Tipo de Entrada
Schmitt Trigger
Número de Elementos por Chip
6
Entrada de disparador Schmitt
Yes
Maximum Propagation Delay Time @ Maximum CL
15 ns @ 3.3 V, 20 ns @ 2.7 V, 27 ns @ 2 V, 80 ns @ 1.2 V
Corriente Máxima de Salida de Alto Nivel
-12mA
Corriente Máxima de Salida de Bajo Nivel
12mA
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
SOIC W
Conteo de Pines
14
Familia Lógica
LV
Dimensiones del Cuerpo
8.75 x 4 x 1.45mm
Altura
1.45mm
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Temperatura Mínima de Operación
-40 ºC
Propagation Delay Test Condition
50pF
Temperatura Máxima de Funcionamiento
125 °C
Longitud:
8.75mm
Ancho
4mm
Tensión de Alimentación de Funcionamiento Mínima
1 V
País de Origen
Thailand
Datos del producto
Familia 74LV, Nexperia
Lógica CMOS de tensión baja
Tensión de funcionamiento: 1,0 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
74LV Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
$ 190
Each (Sin IVA)
$ 226
Each (IVA Inc.)
Estándar
1
$ 190
Each (Sin IVA)
$ 226
Each (IVA Inc.)
Estándar
1
Documentos Técnicos
Especificaciones
Brand
NexperiaFunción Lógica
Inversor
Tipo de Entrada
Schmitt Trigger
Número de Elementos por Chip
6
Entrada de disparador Schmitt
Yes
Maximum Propagation Delay Time @ Maximum CL
15 ns @ 3.3 V, 20 ns @ 2.7 V, 27 ns @ 2 V, 80 ns @ 1.2 V
Corriente Máxima de Salida de Alto Nivel
-12mA
Corriente Máxima de Salida de Bajo Nivel
12mA
Tipo de Montaje
Surface Mount
Tipo de Encapsulado
SOIC W
Conteo de Pines
14
Familia Lógica
LV
Dimensiones del Cuerpo
8.75 x 4 x 1.45mm
Altura
1.45mm
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Temperatura Mínima de Operación
-40 ºC
Propagation Delay Test Condition
50pF
Temperatura Máxima de Funcionamiento
125 °C
Longitud:
8.75mm
Ancho
4mm
Tensión de Alimentación de Funcionamiento Mínima
1 V
País de Origen
Thailand
Datos del producto
Familia 74LV, Nexperia
Lógica CMOS de tensión baja
Tensión de funcionamiento: 1,0 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS