Búfer de reloj SY89645LK4G LVTTL LVDS, 1-Entradas TSSOP, 20-Pines

Código de producto RS: 911-3243PMarca: MicrochipNúmero de parte de fabricante: SY89645LK4G
brand-logo

Documentos Técnicos

Especificaciones

Familia Lógica

LVTTL

Función Lógica

Clock Buffer

Input Signal Type

Single Ended

Nivel Lógico de Salida

LVDS

Modo de Funcionamiento

Single Ended

Number of Clock Inputs

1

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

20

Dimensiones

6.5 x 4.4 x 1.2mm

Longitud

6.5mm

Profundidad

4.4mm

Altura

1.2mm

Tensión de Alimentación Máxima de Funcionamiento

3.465 V

Temperatura de Funcionamiento Mínima

-40 ºC

Temperatura máxima de funcionamiento

+85 °C.

Tensión de Alimentación de Funcionamiento Mínima

3.135 V

Frecuencia de Salida Máxima

0.65GHz

Datos del producto

Circuitos de distribución de reloj, Microchip

Clock Generators/Buffers

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Volver a intentar más tarde

Vuelva a verificar más tarde.

Volver a intentar más tarde

P.O.A.

Búfer de reloj SY89645LK4G LVTTL LVDS, 1-Entradas TSSOP, 20-Pines
Seleccionar tipo de embalaje

P.O.A.

Búfer de reloj SY89645LK4G LVTTL LVDS, 1-Entradas TSSOP, 20-Pines
Volver a intentar más tarde
Seleccionar tipo de embalaje

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Documentos Técnicos

Especificaciones

Familia Lógica

LVTTL

Función Lógica

Clock Buffer

Input Signal Type

Single Ended

Nivel Lógico de Salida

LVDS

Modo de Funcionamiento

Single Ended

Number of Clock Inputs

1

Tipo de montaje

Surface Mount

Tipo de Encapsulado

SOIC

Conteo de Pines

20

Dimensiones

6.5 x 4.4 x 1.2mm

Longitud

6.5mm

Profundidad

4.4mm

Altura

1.2mm

Tensión de Alimentación Máxima de Funcionamiento

3.465 V

Temperatura de Funcionamiento Mínima

-40 ºC

Temperatura máxima de funcionamiento

+85 °C.

Tensión de Alimentación de Funcionamiento Mínima

3.135 V

Frecuencia de Salida Máxima

0.65GHz

Datos del producto

Circuitos de distribución de reloj, Microchip

Clock Generators/Buffers

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más