Línea de retardo SY89295UMG CMOS, LVPECL, LVTTL LVPECL, MLF 32-Pines

Código de producto RS: 165-4196Marca: MicrochipNúmero de parte de fabricante: SY89295UMG
brand-logo

Documentos Técnicos

Especificaciones

Función Lógica

Línea de retardo

Input Signal Type

CMOS, LVPECL, LVTTL

Nivel Lógico de Salida

LVPECL

Tipo de montaje

Surface Mount

Tipo de Encapsulado

MLF

Conteo de Pines

32

Dimensiones

5 x 5 x 0.84mm

Incremento Absoluto

0.01ns

Retardo a la Primera Derivación

3.2ns

Tiempo Máximo de Retardo

14.8ns

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Temperatura de Funcionamiento Máxima

+85 °C.

Number of Independent Delay Inputs

1

Mínima Temperatura de Funcionamiento

-40 ºC

Tensión de Alimentación de Funcionamiento Mínima

2.375 V

País de Origen

Thailand

Datos del producto

Líneas de retardo, Microchip

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Volver a intentar más tarde

Vuelva a verificar más tarde.

Volver a intentar más tarde

$ 12.785

Each (In a Tube of 60) (Sin IVA)

$ 15.214,15

Each (In a Tube of 60) (IVA Incluido)

Línea de retardo SY89295UMG CMOS, LVPECL, LVTTL LVPECL, MLF 32-Pines

$ 12.785

Each (In a Tube of 60) (Sin IVA)

$ 15.214,15

Each (In a Tube of 60) (IVA Incluido)

Línea de retardo SY89295UMG CMOS, LVPECL, LVTTL LVPECL, MLF 32-Pines
Volver a intentar más tarde

Comprar en grandes cantidades

CantidadPrecio Unitario sin IVAPor Tubo
60 - 60$ 12.785$ 767.100
120+$ 12.467$ 748.020

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more

Documentos Técnicos

Especificaciones

Función Lógica

Línea de retardo

Input Signal Type

CMOS, LVPECL, LVTTL

Nivel Lógico de Salida

LVPECL

Tipo de montaje

Surface Mount

Tipo de Encapsulado

MLF

Conteo de Pines

32

Dimensiones

5 x 5 x 0.84mm

Incremento Absoluto

0.01ns

Retardo a la Primera Derivación

3.2ns

Tiempo Máximo de Retardo

14.8ns

Tensión de Alimentación Máxima de Funcionamiento

3.6 V

Temperatura de Funcionamiento Máxima

+85 °C.

Number of Independent Delay Inputs

1

Mínima Temperatura de Funcionamiento

-40 ºC

Tensión de Alimentación de Funcionamiento Mínima

2.375 V

País de Origen

Thailand

Datos del producto

Líneas de retardo, Microchip

Ideate. Create. Collaborate

JOIN FOR FREE

No hidden fees!

design-spark
design-spark
  • Download and use our DesignSpark software for your PCB and 3D Mechanical designs
  • View and contribute website content and forums
  • Download 3D Models, Schematics and Footprints from more than a million products
Click here to find out more