Procesador de señal digital DSPIC33EP64GS506-I/PT Microchip AEC-Q100 1 MHz 16 bit 8 kB RAM, 64kB SRAM, EEPROM TQFP 64

Documentos Técnicos
Especificaciones
Brand
MicrochipFrecuencia del reloj máxima
1MHz
Tipo de Producto
Procesador de señal digital
Millones de instrucciones por segundo
70MIPS
Ancho del Bus de Datos
16bit
Tamaño RAM
8kB
Arquitectura del juego de instrucciones
Code Efficient, MCU, Modified Harvard
Tamaño de la memoria de programa
64kB
Tipo de memoria de programa
SRAM, EEPROM
Tensión de alimentación mínima
3V
Formato Numérico y Aritmético
MAC
Tensión Máxima de Alimentación
3.6V
Tipo de Montaje
Superficie
Encapsulado
TQFP
Temperatura Mínima de Funcionamiento
-40°C
Número de ADCs
22
Número de canales PWM
2
Número de pines
64
Temperatura Máxima de Funcionamiento
85°C
Anchura
10 mm
Altura
1.05mm
Largo
10mm
Certificaciones y estándares
RoHS
Número de Temporizadores
5
Resolución del temporizador
16bit
Resolución del convertidor analógico/digital
12bit
Número de PWM
5
Resolución PWM
1.04ns
Estándar de automoción
AEC-Q100
Datos del producto
Controladores de señal digital dsPIC33EPxxGS50x
La familia dsPIC33EP de controladores de señal digital (DSC) de Microchip ofrece a los diseñadores un rendimiento similar al de DSP con la simplicidad de una MCU. Los dispositivos dsPIC33EPxxGS50x son DSC con numerosos periféricos diseñados para cumplir las necesidades de las fuentes de alimentación de modo conmutado y otras aplicaciones de conversión de potencia digital.
Características del microcontrolador
Velocidad máxima de la CPU de 70 MIPS
Arquitectura de código eficiente (C y ensamblaje)
Dos acumuladores amplios de 40 bits
Un ciclo (MAC/MPY) con captación de datos doble
Un ciclo, MUL de señal mixta y división de hardware
Compatible con multiplicación de 32 bits
Dos juegos de registros de funcionamiento adicionales (reducen los cambios de contexto)
Oscilador interno de ±0,9%
PLL programables y fuentes de reloj de oscilador
Control de reloj a prueba de fallos (FSCM)
Temporizador Watchdog (WDT) independiente
Activación y arranque rápidos
Modos de administración de baja potencia (inactivo, en reposo y retardo)
Reset de encendido y de caída de tensión integrados
Corriente dinámica (típica) de 0,5 mA/MHz
Corriente IPD de 10 μA (típica)
Programación en circuito y en aplicación
Características de los periféricos
Convertidor analógico/digital (ADC) de 12 bits – 12 o 22 canales en función del modelo
Cinco temporizadores de 16 bits – Con acoplamiento opcional de temporizadores de 16 bits en módulos de temporizador de 32 bits
Cuatro compradores de carril a carril con histéresis
Dos amplificadores de ganancia programable (PGA)
Cinco generadores PWM
Cuatro módulos de captura de entrada (IC)
Cuatro módulos de comparación de salida (OC)
Dos módulos SPI de 4 hilos
Dos módulos I2C
Dos módulos UART
Volver a intentar más tarde
P.O.A.
Empaque de Producción (Bandeja)
1
P.O.A.
Volver a intentar más tarde
Empaque de Producción (Bandeja)
1
Documentos Técnicos
Especificaciones
Brand
MicrochipFrecuencia del reloj máxima
1MHz
Tipo de Producto
Procesador de señal digital
Millones de instrucciones por segundo
70MIPS
Ancho del Bus de Datos
16bit
Tamaño RAM
8kB
Arquitectura del juego de instrucciones
Code Efficient, MCU, Modified Harvard
Tamaño de la memoria de programa
64kB
Tipo de memoria de programa
SRAM, EEPROM
Tensión de alimentación mínima
3V
Formato Numérico y Aritmético
MAC
Tensión Máxima de Alimentación
3.6V
Tipo de Montaje
Superficie
Encapsulado
TQFP
Temperatura Mínima de Funcionamiento
-40°C
Número de ADCs
22
Número de canales PWM
2
Número de pines
64
Temperatura Máxima de Funcionamiento
85°C
Anchura
10 mm
Altura
1.05mm
Largo
10mm
Certificaciones y estándares
RoHS
Número de Temporizadores
5
Resolución del temporizador
16bit
Resolución del convertidor analógico/digital
12bit
Número de PWM
5
Resolución PWM
1.04ns
Estándar de automoción
AEC-Q100
Datos del producto
Controladores de señal digital dsPIC33EPxxGS50x
La familia dsPIC33EP de controladores de señal digital (DSC) de Microchip ofrece a los diseñadores un rendimiento similar al de DSP con la simplicidad de una MCU. Los dispositivos dsPIC33EPxxGS50x son DSC con numerosos periféricos diseñados para cumplir las necesidades de las fuentes de alimentación de modo conmutado y otras aplicaciones de conversión de potencia digital.
Características del microcontrolador
Velocidad máxima de la CPU de 70 MIPS
Arquitectura de código eficiente (C y ensamblaje)
Dos acumuladores amplios de 40 bits
Un ciclo (MAC/MPY) con captación de datos doble
Un ciclo, MUL de señal mixta y división de hardware
Compatible con multiplicación de 32 bits
Dos juegos de registros de funcionamiento adicionales (reducen los cambios de contexto)
Oscilador interno de ±0,9%
PLL programables y fuentes de reloj de oscilador
Control de reloj a prueba de fallos (FSCM)
Temporizador Watchdog (WDT) independiente
Activación y arranque rápidos
Modos de administración de baja potencia (inactivo, en reposo y retardo)
Reset de encendido y de caída de tensión integrados
Corriente dinámica (típica) de 0,5 mA/MHz
Corriente IPD de 10 μA (típica)
Programación en circuito y en aplicación
Características de los periféricos
Convertidor analógico/digital (ADC) de 12 bits – 12 o 22 canales en función del modelo
Cinco temporizadores de 16 bits – Con acoplamiento opcional de temporizadores de 16 bits en módulos de temporizador de 32 bits
Cuatro compradores de carril a carril con histéresis
Dos amplificadores de ganancia programable (PGA)
Cinco generadores PWM
Cuatro módulos de captura de entrada (IC)
Cuatro módulos de comparación de salida (OC)
Dos módulos SPI de 4 hilos
Dos módulos I2C
Dos módulos UART

