Traductor de nivel lógico, SY55855VKG, CML a LVDS, LVPECL a LVDS, PECL a LVDS, LVDS MSOP 10 pines, alimentación 3

Código de producto RS: 785-7689Marca: MicrelNúmero de parte de fabricante: SY55855VKG
brand-logo

Documentos Técnicos

Especificaciones

Brand

Micrel

Familia Lógica

CML, LVDS, LVPECL

Tipo de montaje

Surface Mount

Tipo de Encapsulado

Mini SO

Conteo de Pines

10

Tipo de Salida

LVDS

Función Lógica

Level Translator

Dimensiones del Cuerpo

3 x 3 x 1.016mm

Corriente Máxima de Salida de Alto Nivel

±10mA

Traducción

CML a LVDS, LVPECL a LVDS, PECL a LVDS

Maximum Propagation Delay Time @ Maximum CL

700ps

Tensión de Alimentación Máxima de Funcionamiento

5.7 V

Temperatura Máxima de Funcionamiento

+85 °C.

Tensión de Alimentación de Funcionamiento Mínima

3 V

Temperatura Mínima de Operación

–40 °C

Datos del producto

Lógica ECL, Microchip

ECL (Emitter Coupled Logic) Logic

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más
Te puede interesar

P.O.A.

Traductor de nivel lógico, SY55855VKG, CML a LVDS, LVPECL a LVDS, PECL a LVDS, LVDS MSOP 10 pines, alimentación 3

P.O.A.

Traductor de nivel lógico, SY55855VKG, CML a LVDS, LVPECL a LVDS, PECL a LVDS, LVDS MSOP 10 pines, alimentación 3

Volver a intentar más tarde

Volver a intentar más tarde

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más
Te puede interesar

Documentos Técnicos

Especificaciones

Brand

Micrel

Familia Lógica

CML, LVDS, LVPECL

Tipo de montaje

Surface Mount

Tipo de Encapsulado

Mini SO

Conteo de Pines

10

Tipo de Salida

LVDS

Función Lógica

Level Translator

Dimensiones del Cuerpo

3 x 3 x 1.016mm

Corriente Máxima de Salida de Alto Nivel

±10mA

Traducción

CML a LVDS, LVPECL a LVDS, PECL a LVDS

Maximum Propagation Delay Time @ Maximum CL

700ps

Tensión de Alimentación Máxima de Funcionamiento

5.7 V

Temperatura Máxima de Funcionamiento

+85 °C.

Tensión de Alimentación de Funcionamiento Mínima

3 V

Temperatura Mínima de Operación

–40 °C

Datos del producto

Lógica ECL, Microchip

ECL (Emitter Coupled Logic) Logic

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más
Te puede interesar