Documentos Técnicos
Especificaciones
Brand
DiodesZetexFunción Lógica
Y
Tipo de Montaje
Surface Mount
Número de Elementos
1
Number of Inputs per Gate
2
Entrada de disparador Schmitt
No
Tipo de Encapsulado
SOT-25
Número de pines
5
Familia Lógica
LVC
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Corriente Máxima de Salida de Alto Nivel
-32mA
Maximum Propagation Delay Time @ Maximum CL
5.5ns
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Corriente Máxima de Salida de Bajo Nivel
32mA
Anchura
1.7mm
Largo
3.1mm
Máxima Temperatura de Funcionamiento
125 °C
Mínima Temperatura de Funcionamiento
–40 °C
Tipo de salida
Push-Pull
Dimensiones
3.1 x 1.7 x 1.3mm
Altura
1.3mm
Propagation Delay Test Condition
50pF
País de Origen
China
Datos del producto
Familia 74LVC1G, Diodes Inc
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
74LVC Family
Volver a intentar más tarde
P.O.A.
Each (Supplied on a Reel) (Sin IVA)
Empaque de Producción (Rollo)
100
P.O.A.
Each (Supplied on a Reel) (Sin IVA)
Volver a intentar más tarde
Empaque de Producción (Rollo)
100
Documentos Técnicos
Especificaciones
Brand
DiodesZetexFunción Lógica
Y
Tipo de Montaje
Surface Mount
Número de Elementos
1
Number of Inputs per Gate
2
Entrada de disparador Schmitt
No
Tipo de Encapsulado
SOT-25
Número de pines
5
Familia Lógica
LVC
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Corriente Máxima de Salida de Alto Nivel
-32mA
Maximum Propagation Delay Time @ Maximum CL
5.5ns
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Corriente Máxima de Salida de Bajo Nivel
32mA
Anchura
1.7mm
Largo
3.1mm
Máxima Temperatura de Funcionamiento
125 °C
Mínima Temperatura de Funcionamiento
–40 °C
Tipo de salida
Push-Pull
Dimensiones
3.1 x 1.7 x 1.3mm
Altura
1.3mm
Propagation Delay Test Condition
50pF
País de Origen
China
Datos del producto
Familia 74LVC1G, Diodes Inc
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS


