Documentos Técnicos
Especificaciones
Brand
DiodesZetexFunción Lógica
Y
Tipo de Montaje
Surface Mount
Número de Elementos
1
Number of Inputs per Gate
2
Tipo de Encapsulado
SOT-25
Número de pines
5
Familia Lógica
LVC
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Corriente Máxima de Salida de Alto Nivel
-32mA
Maximum Propagation Delay Time @ Maximum CL
5.5ns
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Corriente Máxima de Salida de Bajo Nivel
32mA
Mínima Temperatura de Funcionamiento
–40 °C
Dimensiones
3.1 x 1.7 x 1.3mm
Máxima Temperatura de Funcionamiento
125 °C
Tipo de salida
Push-Pull
Propagation Delay Test Condition
50pF
Largo
3.1mm
Altura
1.3mm
Anchura
1.7mm
País de Origen
China
Datos del producto
Familia 74LVC1G, Diodes Inc
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
74LVC Family
$ 117.000
$ 39 Each (On a Reel of 3000) (Sin IVA)
$ 139.230
$ 46,41 Each (On a Reel of 3000) (IVA Inc.)
3000
$ 117.000
$ 39 Each (On a Reel of 3000) (Sin IVA)
$ 139.230
$ 46,41 Each (On a Reel of 3000) (IVA Inc.)
Volver a intentar más tarde
3000
Volver a intentar más tarde
Documentos Técnicos
Especificaciones
Brand
DiodesZetexFunción Lógica
Y
Tipo de Montaje
Surface Mount
Número de Elementos
1
Number of Inputs per Gate
2
Tipo de Encapsulado
SOT-25
Número de pines
5
Familia Lógica
LVC
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Corriente Máxima de Salida de Alto Nivel
-32mA
Maximum Propagation Delay Time @ Maximum CL
5.5ns
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Corriente Máxima de Salida de Bajo Nivel
32mA
Mínima Temperatura de Funcionamiento
–40 °C
Dimensiones
3.1 x 1.7 x 1.3mm
Máxima Temperatura de Funcionamiento
125 °C
Tipo de salida
Push-Pull
Propagation Delay Test Condition
50pF
Largo
3.1mm
Altura
1.3mm
Anchura
1.7mm
País de Origen
China
Datos del producto
Familia 74LVC1G, Diodes Inc
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS


