Documentos Técnicos
Especificaciones
Brand
DiodesZetexFunción Lógica
Y
Tipo de Montaje
Surface Mount
Número de Elementos
1
Number of Inputs per Gate
2
Tipo de Encapsulado
SOT-353
Conteo de Pines
5
Familia Lógica
LVC
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Corriente Máxima de Salida de Alto Nivel
-32mA
Maximum Propagation Delay Time @ Maximum CL
5.5ns
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Corriente Máxima de Salida de Bajo Nivel
32mA
Máxima Temperatura de Funcionamiento
125 °C
Tipo de salida
Push-Pull
Propagation Delay Test Condition
50pF
Largo
2.2mm
Altura
1mm
Anchura
1.35mm
Mínima Temperatura de Funcionamiento
–40 °C
Dimensiones
2.2 x 1.35 x 1mm
País de Origen
China
Datos del producto
Familia 74LVC1G, Diodes Inc
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
74LVC Family
$ 90.000
$ 30 Each (On a Reel of 3000) (Sin IVA)
$ 107.100
$ 35,70 Each (On a Reel of 3000) (IVA Inc.)
3000
$ 90.000
$ 30 Each (On a Reel of 3000) (Sin IVA)
$ 107.100
$ 35,70 Each (On a Reel of 3000) (IVA Inc.)
Volver a intentar más tarde
3000
Volver a intentar más tarde
Documentos Técnicos
Especificaciones
Brand
DiodesZetexFunción Lógica
Y
Tipo de Montaje
Surface Mount
Número de Elementos
1
Number of Inputs per Gate
2
Tipo de Encapsulado
SOT-353
Conteo de Pines
5
Familia Lógica
LVC
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Corriente Máxima de Salida de Alto Nivel
-32mA
Maximum Propagation Delay Time @ Maximum CL
5.5ns
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Corriente Máxima de Salida de Bajo Nivel
32mA
Máxima Temperatura de Funcionamiento
125 °C
Tipo de salida
Push-Pull
Propagation Delay Test Condition
50pF
Largo
2.2mm
Altura
1mm
Anchura
1.35mm
Mínima Temperatura de Funcionamiento
–40 °C
Dimensiones
2.2 x 1.35 x 1mm
País de Origen
China
Datos del producto
Familia 74LVC1G, Diodes Inc
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS


