Búfer, controlador, SN74LVC1G07DCKT, LVC, 1 bits Drenaje Abierto, No Inversión SC-70 5 pines
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Búfer, controlador
Número de Canales por Chip
1
Interfaz
Búfer y circuito integrado del controlador de línea
Tipo de entrada
Single Ended
Output Type
Drenaje Abierto
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SC-70, SOT
Conteo de Pines
5
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4.2 ns @ 3.3 V
Dimensiones del Cuerpo
2 x 1.25 x 0.9mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22
74LVC Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
$ 693
Each (On a Reel of 250) (Sin IVA)
$ 824,67
Each (On a Reel of 250) (IVA Incluido)
250
$ 693
Each (On a Reel of 250) (Sin IVA)
$ 824,67
Each (On a Reel of 250) (IVA Incluido)
250
Comprar en grandes cantidades
Cantidad | Precio Unitario sin IVA | Por Rollo |
---|---|---|
250 - 250 | $ 693 | $ 173.250 |
500 - 1000 | $ 554 | $ 138.500 |
1250 - 2250 | $ 532 | $ 133.000 |
2500+ | $ 519 | $ 129.750 |
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVC
Función Lógica
Búfer, controlador
Número de Canales por Chip
1
Interfaz
Búfer y circuito integrado del controlador de línea
Tipo de entrada
Single Ended
Output Type
Drenaje Abierto
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SC-70, SOT
Conteo de Pines
5
Corriente Máxima de Salida de Bajo Nivel
32mA
Maximum Propagation Delay Time @ Maximum CL
4.2 ns @ 3.3 V
Dimensiones del Cuerpo
2 x 1.25 x 0.9mm
Tensión de Alimentación de Funcionamiento Mínima
1.65 V
Tensión de Alimentación Máxima de Funcionamiento
5.5 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVC1G, Texas instruments
Lógica CMOS de tensión baja
Encapsulado de puerta única
Tensión de funcionamiento: 1,65 a 5,5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento del cierre excede de 100 mA por JESD 78 Clase II
La protección contra ESD excede JESD 22