Y: Puerta lógica, SN74LV08APWR, LV, Quad 12mA TSSOP 14 pines 2 No

Código de producto RS: 162-7421Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LV08APWR
brand-logo
Ver todo de Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

AND

Tipo de montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LV

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-12mA

Maximum Propagation Delay Time @ Maximum CL

12.3 ns @ 3.3 V, 17.3 ns @ 2.5 V, 7.9 ns @ 5 V

Tensión de Alimentación de Funcionamiento Mínima

2 V

Corriente Máxima de Salida de Bajo Nivel

12mA

Altura

1.15mm

Ancho

4.4mm

Temperatura Mínima de Operación

-40 ºC

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Temperatura Máxima de Operación

+85 °C.

Propagation Delay Test Condition

50pF

Longitud

5mm

Datos del producto

74LV Family, Texas Instruments

Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Volver a intentar más tarde

Vuelva a verificar más tarde.

Volver a intentar más tarde

P.O.A.

Y: Puerta lógica, SN74LV08APWR, LV, Quad 12mA TSSOP 14 pines 2 No

P.O.A.

Y: Puerta lógica, SN74LV08APWR, LV, Quad 12mA TSSOP 14 pines 2 No
Volver a intentar más tarde

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Documentos Técnicos

Especificaciones

Función Lógica

AND

Tipo de montaje

Surface Mount

Número de Elementos

4

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOIC

Conteo de Pines

14

Familia Lógica

LV

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-12mA

Maximum Propagation Delay Time @ Maximum CL

12.3 ns @ 3.3 V, 17.3 ns @ 2.5 V, 7.9 ns @ 5 V

Tensión de Alimentación de Funcionamiento Mínima

2 V

Corriente Máxima de Salida de Bajo Nivel

12mA

Altura

1.15mm

Ancho

4.4mm

Temperatura Mínima de Operación

-40 ºC

Dimensiones del Cuerpo

5 x 4.4 x 1.15mm

Temperatura Máxima de Operación

+85 °C.

Propagation Delay Test Condition

50pF

Longitud

5mm

Datos del producto

74LV Family, Texas Instruments

Lógica CMOS de tensión baja
Tensión de funcionamiento: 2 a 5,5
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS

74LV Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más