Transmisor LVDS, SN65LVDS84AQDGG, 21, TTL, LVDS, 196Mbps, TSSOP, 48-Pines
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsNúmero de Drivers
21
Tipo de entrada
TTL
Output Type
LVDS
Interfaz
Circuito integrado del transmisor
Índice de Transmisión de Datos
196Mbps
Número de Elementos por Chip
3
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
48
Tensión Umbral de Nivel Bajo de Entrada Diferencial
0.8V
Dimensiones del Cuerpo
12.6 x 6.2 x 1.05mm
Altura
1.05mm
Longitud:
12.6mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Mínima Temperatura de Funcionamiento
-40 ºC
Máxima Temperatura de Funcionamiento
125 °C
Profundidad
6.2mm
Tensión de Alimentación de Funcionamiento Mínima
3 V
Datos del producto
Serializador/deserializador FlatLink/FPD-Link, Texas Instruments
Transmisores LVDS para su uso con enlaces FPD de 24 bits (display de panel plano) que funcionan a 65 y 85 MHz.
Entradas LVCMOS/LVTTL
Funcionamiento de baja potencia de 3,3 V
Reloj de datos de transmisor PLL
Cumple el estándar TIA/EIA-644 LVDS
LVDS Communication
Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.
Volver a intentar más tarde
Vuelva a verificar más tarde.
P.O.A.
1
P.O.A.
1
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsNúmero de Drivers
21
Tipo de entrada
TTL
Output Type
LVDS
Interfaz
Circuito integrado del transmisor
Índice de Transmisión de Datos
196Mbps
Número de Elementos por Chip
3
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
48
Tensión Umbral de Nivel Bajo de Entrada Diferencial
0.8V
Dimensiones del Cuerpo
12.6 x 6.2 x 1.05mm
Altura
1.05mm
Longitud:
12.6mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Mínima Temperatura de Funcionamiento
-40 ºC
Máxima Temperatura de Funcionamiento
125 °C
Profundidad
6.2mm
Tensión de Alimentación de Funcionamiento Mínima
3 V
Datos del producto
Serializador/deserializador FlatLink/FPD-Link, Texas Instruments
Transmisores LVDS para su uso con enlaces FPD de 24 bits (display de panel plano) que funcionan a 65 y 85 MHz.
Entradas LVCMOS/LVTTL
Funcionamiento de baja potencia de 3,3 V
Reloj de datos de transmisor PLL
Cumple el estándar TIA/EIA-644 LVDS
LVDS Communication
Low Voltage Differential Signaling, or LVDS, is an electrical signaling system that can run at very high speeds over cheap, twisted-pair copper cables.