Divisor de reloj NB7V33MMNG CML, LVDS, LVPECL CML, 2-Entradas QFN, 16-Pines

Código de producto RS: 802-2061PMarca: ON SemiconductorNúmero de parte de fabricante: NB7V33MMNG
brand-logo

Documentos Técnicos

Especificaciones

Familia Lógica

CML, LVDS, LVPECL

Función Lógica

Divisor de reloj

Input Signal Type

CML, LVDS, LVPECL

Nivel Lógico de Salida

CML

Modo de Funcionamiento

Differential

Number of Clock Inputs

2

Tipo de montaje

Surface Mount

Tipo de Encapsulado

QFN EP

Conteo de Pines

16

Dimensiones

3 x 3 x 0.95mm

Longitud

3mm

Profundidad

3mm

Altura

0.95mm

Tensión de Alimentación Máxima de Funcionamiento

2.625 V

Temperatura de Funcionamiento Mínima

-40 ºC

Temperatura máxima de funcionamiento

+85 °C.

Tensión de Alimentación de Funcionamiento Mínima

1.71 V

Datos del producto

Divisores de reloj, ON Semiconductor

Clock Dividers

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Volver a intentar más tarde

Vuelva a verificar más tarde.

Volver a intentar más tarde

P.O.A.

Divisor de reloj NB7V33MMNG CML, LVDS, LVPECL CML, 2-Entradas QFN, 16-Pines
Seleccionar tipo de embalaje

P.O.A.

Divisor de reloj NB7V33MMNG CML, LVDS, LVPECL CML, 2-Entradas QFN, 16-Pines
Volver a intentar más tarde
Seleccionar tipo de embalaje

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Documentos Técnicos

Especificaciones

Familia Lógica

CML, LVDS, LVPECL

Función Lógica

Divisor de reloj

Input Signal Type

CML, LVDS, LVPECL

Nivel Lógico de Salida

CML

Modo de Funcionamiento

Differential

Number of Clock Inputs

2

Tipo de montaje

Surface Mount

Tipo de Encapsulado

QFN EP

Conteo de Pines

16

Dimensiones

3 x 3 x 0.95mm

Longitud

3mm

Profundidad

3mm

Altura

0.95mm

Tensión de Alimentación Máxima de Funcionamiento

2.625 V

Temperatura de Funcionamiento Mínima

-40 ºC

Temperatura máxima de funcionamiento

+85 °C.

Tensión de Alimentación de Funcionamiento Mínima

1.71 V

Datos del producto

Divisores de reloj, ON Semiconductor

Clock Dividers

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más