Latch SN74LVTH16373DGGR, Transparente Tipo D 3 estados TSSOP 48 pines 16bit
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Modo de Enclavamiento
Transparente
Elemento de Enclavamiento
D Type
Número de Bits
16bit
Output Type
3 State
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
48
Dimensiones
12.5 x 6.1 x 1.15mm
Altura
1.15mm
Longitud
12.5mm
Máxima Temperatura de Funcionamiento
+85 °C.
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Profundidad
6.1mm
Mínima Temperatura de Funcionamiento
-40 ºC
Tensión de Alimentación de Funcionamiento Mínima
2.7 V
Datos del producto
Familia 74LVTH, Texas Instruments
Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL
74LVTH Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
P.O.A.
2000
P.O.A.
2000
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Modo de Enclavamiento
Transparente
Elemento de Enclavamiento
D Type
Número de Bits
16bit
Output Type
3 State
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
48
Dimensiones
12.5 x 6.1 x 1.15mm
Altura
1.15mm
Longitud
12.5mm
Máxima Temperatura de Funcionamiento
+85 °C.
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Profundidad
6.1mm
Mínima Temperatura de Funcionamiento
-40 ºC
Tensión de Alimentación de Funcionamiento Mínima
2.7 V
Datos del producto
Familia 74LVTH, Texas Instruments
Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL