Búfer, controlador de línea, SN74LVTH125PWR, LVT, 4 bits 3-State, No Inversión TSSOP 14 pines
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Función Lógica
Búfer, controlador de línea
Número de Canales por Chip
4
Interfaz
Búfer y circuito integrado del controlador de línea
Tipo de entrada
Single Ended
Output Type
3 State
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
14
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
64mA
Maximum Propagation Delay Time @ Maximum CL
2.1 ns @ 3.3 V
Dimensiones
5 x 4.4 x 1.15mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Tensión de Alimentación de Funcionamiento Mínima
2.7 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVTH, Texas Instruments
Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL
74LVTH Family
Volver a intentar más tarde
Vuelva a verificar más tarde.
$ 745
Each (In a Pack of 5) (Sin IVA)
$ 886,55
Each (In a Pack of 5) (IVA Incluido)
5
$ 745
Each (In a Pack of 5) (Sin IVA)
$ 886,55
Each (In a Pack of 5) (IVA Incluido)
5
Comprar en grandes cantidades
Cantidad | Precio Unitario sin IVA | Por Pack |
---|---|---|
5 - 20 | $ 745 | $ 3.725 |
25 - 45 | $ 707 | $ 3.535 |
50 - 120 | $ 637 | $ 3.185 |
125 - 245 | $ 573 | $ 2.865 |
250+ | $ 543 | $ 2.715 |
Documentos Técnicos
Especificaciones
Brand
Texas InstrumentsFamilia Lógica
LVT
Función Lógica
Búfer, controlador de línea
Número de Canales por Chip
4
Interfaz
Búfer y circuito integrado del controlador de línea
Tipo de entrada
Single Ended
Output Type
3 State
Polarity
No Inversión
Tipo de montaje
Surface Mount
Tipo de Encapsulado
SOIC
Conteo de Pines
14
Corriente Máxima de Salida de Alto Nivel
-32mA
Corriente Máxima de Salida de Bajo Nivel
64mA
Maximum Propagation Delay Time @ Maximum CL
2.1 ns @ 3.3 V
Dimensiones
5 x 4.4 x 1.15mm
Tensión de Alimentación Máxima de Funcionamiento
3.6 V
Tensión de Alimentación de Funcionamiento Mínima
2.7 V
Propagation Delay Test Condition
50pF
Datos del producto
Familia 74LVTH, Texas Instruments
Lógica BiCMOS de baja tensión y alta velocidad
Tensión de funcionamiento: 2,7 a 3,6
La función de retención de bus en las entradas elimina la necesidad de recurrir a resistencias de pull-up de alto valor
Compatibilidad: entrada LVTTL/TTL, salida LVTTL