NAND: Puerta lógica, SN74LVC1G00DBVR, LVC, CMOS 32mA SOT-23 5 pines 2 No

Código de producto RS: 162-6695Marca: Texas InstrumentsNúmero de parte de fabricante: SN74LVC1G00DBVR
brand-logo
Ver todo de Puertas Lógicas

Documentos Técnicos

Especificaciones

Función Lógica

NAND

Tipo de montaje

Surface Mount

Número de Elementos

1

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOT-23-5

Conteo de Pines

5

Familia Lógica

LVC

Tipo de entrada

CMOS, TTL

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-32mA

Maximum Propagation Delay Time @ Maximum CL

4.3 ns @ 5 V

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

32mA

Temperatura de Funcionamiento Mínima

-40 ºC

Dimensiones del Cuerpo

3.05 x 1.75 x 1.3mm

Máxima Temperatura de Funcionamiento

125 °C

Output Type

CMOS

Propagation Delay Test Condition

50pF

Longitud

3.05mm

Altura

1.3mm

Profundidad

1.75mm

País de Origen

China

Datos del producto

Puertas lógicas de la familia 74LVC, Texas Instruments

Gama de Texas Instruments de puertas lógicas estándar de la familia 74LVC de los CI de lógica CMOS de baja tensión. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Intervalo de tensión de funcionamiento: 1,65 a 3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Volver a intentar más tarde

Vuelva a verificar más tarde.

Volver a intentar más tarde

$ 337

Each (On a Reel of 3000) (Sin IVA)

$ 401,03

Each (On a Reel of 3000) (IVA Incluido)

NAND: Puerta lógica, SN74LVC1G00DBVR, LVC, CMOS 32mA SOT-23 5 pines 2 No

$ 337

Each (On a Reel of 3000) (Sin IVA)

$ 401,03

Each (On a Reel of 3000) (IVA Incluido)

NAND: Puerta lógica, SN74LVC1G00DBVR, LVC, CMOS 32mA SOT-23 5 pines 2 No
Volver a intentar más tarde

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más

Documentos Técnicos

Especificaciones

Función Lógica

NAND

Tipo de montaje

Surface Mount

Número de Elementos

1

Number of Inputs per Gate

2

Entrada de disparador Schmitt

No

Tipo de Encapsulado

SOT-23-5

Conteo de Pines

5

Familia Lógica

LVC

Tipo de entrada

CMOS, TTL

Tensión de Alimentación Máxima de Funcionamiento

5.5 V

Corriente Máxima de Salida de Alto Nivel

-32mA

Maximum Propagation Delay Time @ Maximum CL

4.3 ns @ 5 V

Tensión de Alimentación de Funcionamiento Mínima

1.65 V

Corriente Máxima de Salida de Bajo Nivel

32mA

Temperatura de Funcionamiento Mínima

-40 ºC

Dimensiones del Cuerpo

3.05 x 1.75 x 1.3mm

Máxima Temperatura de Funcionamiento

125 °C

Output Type

CMOS

Propagation Delay Test Condition

50pF

Longitud

3.05mm

Altura

1.3mm

Profundidad

1.75mm

País de Origen

China

Datos del producto

Puertas lógicas de la familia 74LVC, Texas Instruments

Gama de Texas Instruments de puertas lógicas estándar de la familia 74LVC de los CI de lógica CMOS de baja tensión. La familia 74LVC utiliza tecnología CMOS de puerta de silicio y está diseñada para funcionar a 3,3 V, lo que permite una reducción significativa del consumo de energía en comparación con los sistemas de 5 V.

Intervalo de tensión de funcionamiento: 1,65 a 3,6 V
Entradas tolerantes de 5 V
Compatibilidad: entrada LVTTL/TTL, salida LVCMOS
El rendimiento de cierre excede 250 mA conforme a JESD 17
La protección contra ESD excede JESD 22

74LVC Family

Idear. Crear. Colaborar

ÚNASE GRATIS

¡Sin cuotas escondidas!

design-spark
design-spark
  • Descargue y utilice nuestro software DesignSpark para sus diseños mecánicos 3D y de PCB
  • Ver y contribuir con contenido de sitios web y foros
  • Descargue modelos 3D, esquemas y huellas de más de un millón de productos
Haga clic aquí para conocer más